Yadala Sucharitha, P. Anantha Christu Raj, TS Karthik, Dhiraj Kapila, V. Mathiazhagan et Ranjan Walia
Le chiffrement portable joue un rôle clé dans l'émergence d'applications informatiques dans des environnements à ressources contrôlées basées sur l'identification. Dans ce document, nous avons présenté des configurations VLSI plus efficaces en termes de ressources pour les algorithmes de cryptosystème PRESENT 80 bits et 128 bits, appelés PRESET-80 et PRESET-128. Les implémentations FPGA de ces conceptions ont été réalisées à l'aide d'une puce FPGA Xilinx XC6VXX70R-1-VF1646 basée sur la technologie LUT 6. Ces conceptions présentent un délai de 33 cycles d'horloge, fonctionnent à 306,84 MHz et donnent une fréquence d'horloge maximale de 595,08 Mbps. Les deux conceptions différentes ont été testées l'une avec l'autre. La conception de PRESENT-80 s'est également avérée avoir des trims FPGA inférieurs de 21 % et une augmentation de 26 % du rendement. La conception PRESET-128 nécessite également 21 % de division FPGA en moins, une diminution de la latence de 28 % et une augmentation totale de la sortie de 70 %.